Popis
Řada MachXO2 ultra nízkoenergetických, s okamžitým zapnutím, energeticky nezávislých PLD má šest zařízení s hustotou od 256 do 6864 vyhledávacích tabulek (LUT).Kromě levné programovatelné logiky založené na LUT jsou tato zařízení vybavena Embedded Block RAM (EBR), Distributed RAM, User Flash Memory (UFM), Phase Locked Loops (PLL), předem navrženou zdrojovou synchronní I/O podporou, podporou pokročilé konfigurace. včetně možnosti duálního spouštění a zesílených verzí běžně používaných funkcí, jako je SPI řadič, I2 C řadič a časovač/počítač.Tyto vlastnosti umožňují použití těchto zařízení v levných, velkoobjemových spotřebitelských a systémových aplikacích.Zařízení MachXO2 jsou navržena na 65 nm energeticky nezávislém procesu s nízkou spotřebou.Architektura zařízení má několik funkcí, jako jsou programovatelné diferenciální I/O s nízkým výkyvem a schopnost dynamicky vypínat I/O banky, PLL a oscilátory na čipu.Tyto funkce pomáhají řídit statickou a dynamickou spotřebu energie, což má za následek nízkou statickou energii pro všechny členy rodiny.Zařízení MachXO2 jsou dostupná ve dvou verzích – zařízení s ultranízkým výkonem (ZE) a vysoce výkonná (HC a HE).Zařízení s velmi nízkou spotřebou energie jsou nabízena ve třech rychlostních stupních –1, –2 a –3, přičemž –3 je nejrychlejší.Podobně jsou vysoce výkonná zařízení nabízena ve třech rychlostních stupních: –4, –5 a –6, přičemž –6 je nejrychlejší.Zařízení HC mají interní lineární regulátor napětí, který podporuje externí napájecí napětí VCC 3,3 V nebo 2,5 V. Zařízení ZE a HE akceptují pouze 1,2 V jako externí napájecí napětí VCC.S výjimkou napájecího napětí jsou všechny tři typy zařízení (ZE, HC a HE) funkčně kompatibilní a pinově kompatibilní.PLD MachXO2 jsou k dispozici v široké řadě pokročilých bezhalogenových pouzder, od prostorově úsporných 2,5 mm x 2,5 mm WLCSP až po 23 mm x 23 mm fpBGA.Zařízení MachXO2 podporují migraci hustoty v rámci stejného balíčku.Tabulka 1-1 ukazuje hustoty LUT, balíčky a možnosti I/O spolu s dalšími klíčovými parametry.Předem navržená zdrojová synchronní logika implementovaná v řadě zařízení MachXO2 podporuje širokou škálu standardů rozhraní, včetně LPDDR, DDR, DDR2 a převodu 7:1 pro I/O displeje.
Specifikace: | |
Atribut | Hodnota |
Kategorie | Integrované obvody (IC) |
Vestavěné – FPGA (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Série | MachXO2 |
Balík | Zásobník |
Stav dílu | Aktivní |
Počet LAB/CLB | 160 |
Počet logických prvků/buněk | 1280 |
Celkový počet bitů RAM | 65536 |
Počet I/O | 107 |
Napětí - Napájení | 2,375V ~ 3,465V |
Typ montáže | Pro povrchovou montáž |
Provozní teplota | -40 °C ~ 100 °C (TJ) |
Balíček / pouzdro | 144-LQFP |
Dodavatelský balíček zařízení | 144-TQFP (20x20) |
Základní číslo produktu | LCMXO2-1200 |